Карта сайтаВойти

Высокоскоростной мост Ethernet – AsyncFIFO с аппаратным стеком TCP/IP

Назначение устройства

Устройство предназначено для преобразования интерфейса Ethernet в несколько асинхронных FIFO, соответствующих своему порту.

Описание устройства

Устройство представляет собой плату, с одной стороны которой находится интерфейс Ethernet, с другой – несколько шин данных (8-бит) со стробами чтения/записи (R/W), переполнения/пустоты (Full/Empty) и тактового сигнала (CLK). Управление настройками осуществляется через RS-232/USB. Устройство поддерживает аппаратный TCP/IP стек, обеспечивающий высокую скорость передачи.

Устройство может быть использовано для организации скоростного взаимодействия по протоколу TCP между компьютером и устройством. Одно из существенных преимуществ интерфейса Ethernet в том, что он, обладая большой гибкостью и сравнительно высокой скоростью, не требует специальных драйверов уровня ядра, что существенно упрощает работу с устройством. Интерфейс FIFO очень удобен для сопряжения с FPGA.

Характеристики

Информационная скорость: >40 Mbit/s

Аппаратная поддержка TCP/IP

Количество портов на чтение/запись: 2/2

Возможный вариант реализации (pdf-документ, 111 kB)

 

© 2001-2013 Московский физико-технический институт
(государственный университет)
Администрация сайта webmaster@phystech.edu

Рейтинг@Mail.ru

МФТИ в социальных сетях

soc-vksoc-fbsoc-twsoc-li